赛灵思Vivado设计套件震撼登场发布时间:2012/5/22
赛灵思公司平台开发高级副总裁Victor Peng表示:“为了响应客户对提升生产力、缩短产品上市时间,以及超越可编程逻辑,实现可编程系统集成等要求,赛灵思工程师从2008年开始付诸行动,并在过去一年里携手100多家客户和联盟计划成员进行了试用和测试(其中包括采用基于堆叠硅片互联技术(SSIT)的Virtex-7 FPGA实现超大容量和带宽的客户),从而打造出了Vivado 工具这一巅峰之作。”
Vivado设计套件包括高度集成的设计环境和新一代系统到 IC 级别的工具,这些均建立在共享的可扩展数据模型和通用调试环境基础上。这也是一个基于 AMBA AXI4 互联规范、IP-XACT IP 封装元数据、工具命令语言 (Tcl)、Synopsys 系统约束 (SDC) 等有助于根据客户需求量身定制设计流程并符合业界标准的开放式环境。赛灵思构建的 Vivado 工具将各类可编程技术结合在一起,可扩展实现多达 1 亿个等效 ASIC 门的设计。
为了解决集成的瓶颈问题,Vivado IDE 采用了用于快速综合和验证 C 语言算法 IP 的 ESL 设计、实现重用的标准算法和RTL IP封装技术、标准IP 封装和各类系统构建块的系统集成、可将仿真速度提高 3 倍的模块和系统验证功能,以及可将性能提升百倍以上的硬件协同仿真功能。
为了解决实现的瓶颈,Vivado 工具采用层次化器件编辑器和布局规划器、速度提升 了3 至 15 倍且为 SystemVerilog 提供业界领先支持的逻辑综合工具、速度提升 了4 倍且确定性更高的布局布线引擎、以及通过分析技术可最小化时序、线长、路由拥堵等多个变量的“成本”函数。此外,增量式流程能让工程变更通知单 (ECO) 的任何修改只需对设计的一小部分进行重新实现就能快速处理,同时确保性能不受影响。最后,Vivado 工具通过利用最新共享的可扩展数据模型,能够估算设计流程各个阶段的功耗、时序和占用面积,从而达到预先分析,进而优化自动化时钟门等集成功能。
|